侵權投訴

PCB設計:AC耦合電容的影響

PCB線路板打樣 2021-03-17 14:46 次閲讀

原理圖上看似輕描淡寫,PCB設計加班到半夜。隨着信號速率越來越高,原理圖的內容在PCB設計上去實現變得越來越難,圖紙上任意的一根理想連線或者器件到了PCB工程師這裏可能也無從下手。不信?那就接着往下看唄!

隨着速率越來越高,原理圖上的一根連接線在PCB設計上就包括了阻抗匹配,長度約束,加工偏差,板材選型,等長設計,過孔設計等內容。那麼廣大硬件工程師可能會不服氣了:那就不説線,説下元器件,這一塊是我們的強項了吧!我們在器件選型上也花了很多時間,而且也要很熟悉硬件原理的,然後你們在PCB上把封裝建出來然後放到PCB板就可以了嘛。乍一聽,好像硬件工程師們扳回一局了,但是高速先生依然要和你們“爭執”下去,我們要説的是,即使是一個簡單的電容,其實在PCB設計也是很有學問的哦,你們確定瞭解嗎?

今天我們來講一下高速串行信號中非常常見的AC耦合電容。對!就是下面原理圖裏面的這個玩意。我們今天就來研究一下它對高速信號的影響。

作為一個電容,可能更多的粉絲會在電源網絡中見到過它們。一般來説,電容用在電源網絡中起到去耦的作用,也就是抑制高頻噪聲的作用。一般來説,我們加入了不同容值的電容,就能夠起到降低某些頻段的PDN阻抗的作用。如下所示,我們加入了一個在高速鏈路中常有的0.1uF電容,也能夠壓低10M到25MHz頻段的阻抗。為什麼是這個頻段,為什麼不能壓掉全頻段的阻抗,這個高速先生也提過很多次了,今天它不是主角,就不再重複了。

那麼如果同樣的電容放在了高速串行鏈路中後,它對高速信號的性能有什麼影響呢?為了公平起見,我們還是從原理上和PCB設計這兩點去分析哈。

首先從原理上而言,當然大家都知道AC耦合電容是用於隔直流,也就是在共模信號隔掉。從這一點來看,貌似就是一個很簡單的原理。但是我們需要知道,電容本身其實就不是理想的東西,即使它不焊接到PCB上面去,它也是由下面的等效參數來組成一個電容,我們把這些參數叫做電容的寄生參數。

所以從仿真中就能看到,一段若干長度的傳輸線加上一個0402的電容的情況下,電容本身帶入的寄生參數會增加一定的損耗。

其實這個時候大家就會驚訝的發現,同樣的0.1uF電容,如果採用不同的封裝大小時,結果肯定會有所不同。

因為封裝越大的電容,它本身的寄生參數也就越大,因此寄生電感帶來的損耗會更大。所以單從這個器件選型的角度看,選擇封裝越小的電容影響也是越小的。

當然從上面的內容看,從0201到0603的電容選型,彷彿覺得對損耗的影響也不是很大嘛,再説如果選擇0201的話,其實基本就沒有影響了唄。恩!這個觀點高速先生其實勉強算同意吧,那麼我們再來看看如果把這個電容加到PCB板上之後會怎麼樣呢?

高速先生大概做了一個3D的模型,可以用來分析下一個0402的電容放在PCB焊盤上到底對信號質量有什麼影響。

這個時候你們就會發現,影響到信號性能的因素就不僅僅是電容本身的寄生參數了,反而是變成了如何去優化電容體+焊盤的阻抗了。阻抗如果不匹配的話,它對回波損耗和插入損耗的因素是非常大的。有多大呢?高速先生列出我們仿真的數據如下,一個未經過仿真優化的電容結構帶來的插入損耗和回波損耗的結果如下:

這個時候我們再來對比下理想的電容和放到PCB上未優化的電容對於損耗的對比。

這個時候你們就能明顯看到差別了吧。這其實也説明了仿真對電容優化的重要性,電容絕不只是擺到PCB焊盤上面就OK了哈。

當然時間關係,其實還有很多關於電容在PCB上要注意的點來不及説哈,例如不同封裝大小的電容的優化方向,電容在高速鏈路中不同位置的區別等等。

編輯:hfy

收藏 人收藏
分享:

評論

相關推薦

高壓PCB設計:如何把控爬電距離和間隙距離?

詳情見附件。高壓PCB設計:如何把控爬電距離和間隙距離?當我是本科生時,我做了很多電化學蝕刻。我把它放在我的簡歷上多年...
發表於 04-14 16:18 36次 閲讀
高壓PCB設計:如何把控爬電距離和間隙距離?

【四方速遞香港】 怎麼創建一個多part的元器件庫

當一個元件封裝包含多個相對獨立的功能部分(部件)時,可以使用子件。原則上,任何一個元件都可以被任意地劃分為多個part(子...
發表於 04-14 10:41 0次 閲讀
【四方速遞香港】 怎麼創建一個多part的元器件庫

【四方速遞香港】 IC類器件的元件模型如何創建?

IC類的器件與我們之前講的簡單的電容電阻器件不同,下面我們以TPS54531這個電源IC為例講解IC器件封裝創建的方法,查找...
發表於 04-13 11:22 0次 閲讀
【四方速遞香港】 IC類器件的元件模型如何創建?

【四方速遞香港】PCB設計中接地設計指導書

【四方速遞香港】PCB設計中接地設計指導書 關於GND的處理,是pcb設計中一項非常重要的事情,很多人就是因為GND的處理不到位,導...
發表於 04-10 23:18 335次 閲讀
【四方速遞香港】PCB設計中接地設計指導書

必看!PCB大神總結5大設計經驗

PCB就好比電子電路的骨架和神經脈絡,在電子工程項目中起着舉足輕重的作用,但很多人對PCB設計並不了....
發表於 04-10 06:10 28次 閲讀
必看!PCB大神總結5大設計經驗

怎麼利用PCB設計電容傳感器?

通用電容傳感器模擬前端測量方法 用於電容傳感器接口的模擬前端元件 基於PCB設計的電容傳感器 ...
發表於 04-09 06:17 0次 閲讀
怎麼利用PCB設計電容傳感器?

優秀只是及格線——世健推出增強版超寬温度範圍、高精度皮安計模塊

基於ADI的JFET放大器AD549芯片方案在微弱電流採樣的前端扮演着主力中堅的角色,在儀器儀表行業....
發表於 04-08 11:06 817次 閲讀
優秀只是及格線——世健推出增強版超寬温度範圍、高精度皮安計模塊

【四方速遞香港】華為精品_終端互連設計規範(共88頁)

【四方速遞香港】華為精品_終端互連設計規範(共88頁) 非常推薦的一份資料 希望大家能學有所獲 資料來源...
發表於 04-07 09:37 1399次 閲讀
【四方速遞香港】華為精品_終端互連設計規範(共88頁)

如何區分耦合電容和濾波電容?

電容耦合是電路中信號傳輸的方式之一,和濾波有區別。 在電路中經常需要將本級信號傳輸到下一級電路中去,....
的頭像 村田中文技術社區 發表於 04-06 16:27 312次 閲讀
如何區分耦合電容和濾波電容?

高速信號發生應用中必須掌握的關鍵要求,不看肯定後悔

高速信號發生應用中的關鍵要求   
發表於 04-06 07:55 0次 閲讀
高速信號發生應用中必須掌握的關鍵要求,不看肯定後悔

優秀的PCB工程師應該具備以下知識架構

PCB設計是電子產品設計中非常重要的一個環節,它是電子產品的重要載體。
發表於 04-04 15:09 419次 閲讀
優秀的PCB工程師應該具備以下知識架構

PCB項目的整體流程和關鍵點

設計者在開始PCB項目之前,要清楚整個項目從開始到結束的整體流程,以及項目在運行過程中需要特別關注的....
發表於 04-04 14:48 315次 閲讀
PCB項目的整體流程和關鍵點

PCB板在波峯焊後為什麼會出現連錫?又如何避免?

PCB設計完成後就萬事大吉了?其實並不然,在PCB加工製作的過程中還經常會遇到各種各樣的問題,比如波....
發表於 04-04 14:40 262次 閲讀
PCB板在波峯焊後為什麼會出現連錫?又如何避免?

詳解雙管電壓放大電路

採用兩隻晶體管可以構成雙管電壓放大單元,晶體管VT 1 、VT 2 之間為直接耦合,沒有耦合電容。
的頭像 工程師鄧生 發表於 04-04 11:45 239次 閲讀
詳解雙管電壓放大電路

AC耦合電容的選值需要考量的因素

我們知道串聯信號中的一系列交流耦合電容可以提供直流偏置和過流保護,但這也會給鏈路PDJ(Patter....
發表於 04-03 16:00 55次 閲讀
AC耦合電容的選值需要考量的因素

【四方速遞香港】PCB電流與信號完整性設計(美)道格拉斯·布魯克斯(DouglasBrooks)

本書的主題是電流,討論它是什麼,以及如何流動,如何起作用的。 主要分為四個部分: 第一部分 電流的性質 第二部分 基本電...
發表於 04-02 10:36 0次 閲讀
【四方速遞香港】PCB電流與信號完整性設計(美)道格拉斯·布魯克斯(DouglasBrooks)

PCB技術硬件開發的基本準則(一)

以下我將以一個實際的硬件設計項目為例,和大家一同探討硬件開發的基本準則和思想,同時歡迎大家積極提出自....
發表於 03-31 17:01 621次 閲讀
PCB技術硬件開發的基本準則(一)

【四方速遞香港】ADI技術指南合集(第一版)電路仿真和PCB設計

ADI有關電路仿真、PCB設計實踐的指南書。 ...
發表於 03-31 10:34 0次 閲讀
【四方速遞香港】ADI技術指南合集(第一版)電路仿真和PCB設計

PCB電路板的3個檢測方法

PCB板的檢測是時候要注意一些細節方面,以便更準備的保證產品質量,在檢測PCB板的時候,我們應注意下面的9個小常識。 ...
發表於 03-31 06:30 1398次 閲讀
PCB電路板的3個檢測方法

什麼是耦合電容,它的作用是怎樣的

什麼是耦合電容 電子產品世界當中,耦合電容應用得十分廣泛,電容耦合更是一個十分重要的概念,今天我們來....
發表於 03-31 00:17 122次 閲讀
什麼是耦合電容,它的作用是怎樣的

4層藍牙產品PCB設計素材

關於4層藍牙產品PCB設計素材設計説明。
發表於 03-30 11:16 23次 閲讀
4層藍牙產品PCB設計素材

乾貨!超全面解析EMC四大設計技巧

電磁干擾的主要方式是傳導干擾、輻射干擾、共阻抗耦合和感應耦合。對這幾種途徑產生的干擾我們應採用的相應....
的頭像 四方速遞香港網工程師 發表於 03-24 10:07 260次 閲讀
 乾貨!超全面解析EMC四大設計技巧

PCB設計工程師必須要掌握的5項技能

從技術小白成長為一名合格的、優秀的PCB設計工程師,這絕對是一個乘風破浪、披荊斬棘的過程。
發表於 03-23 10:25 273次 閲讀
PCB設計工程師必須要掌握的5項技能

掌握一些關於晶體振盪器的知識

晶體振盪器是指從一塊石英晶體上按一定方位角切下薄片(簡稱為晶片),石英晶體諧振器,簡稱為石英晶體或晶....
發表於 03-23 10:07 116次 閲讀
掌握一些關於晶體振盪器的知識

解答與PCB“過孔”有關的疑難問題

過孔(Via)也稱金屬化孔,是PCB設計的重要組成元素之一。
發表於 03-23 09:48 155次 閲讀
解答與PCB“過孔”有關的疑難問題

關於PCB元器件擺放的十條小技巧與其重要性

PCB設計,既是科學也是藝術。其中有非常多關於佈線線寬、佈線疊層、原理圖等等相關的技術規範,但當你涉....
的頭像 四方速遞香港網工程師 發表於 03-16 17:03 399次 閲讀
關於PCB元器件擺放的十條小技巧與其重要性

PCB的板級去耦設計方法

一,什麼是PCB中的板級去耦呢? 板級去耦其實就是電源平面和地平面之間形成的等效電容,這些等效電容起....
發表於 03-14 06:08 80次 閲讀
PCB的板級去耦設計方法

PCB設計中焊盤的設計標準

焊盤的內孔一般不小於0.6mm,因為小於0.6mm的孔開模衝孔時不易加工,通常情況下以金屬引腳直徑值....
的頭像 strongerHuang 發表於 03-09 11:10 558次 閲讀
PCB設計中焊盤的設計標準

《Cadence高速PCB設計實戰攻略》第六部分

本書是由長期在業界著名設計公司從事第一線的高速電路設計開發 工程師編寫的,書內融合了作者 工作十多年....
發表於 03-08 11:35 137次 閲讀
《Cadence高速PCB設計實戰攻略》第六部分

《Cadence高速PCB設計實戰攻略》第五部分

本書是由長期在業界著名設計公司從事第一線的高速電路設計開發 工程師編寫的,書內融合了作者 工作十多年....
發表於 03-08 11:34 62次 閲讀
《Cadence高速PCB設計實戰攻略》第五部分

《Cadence高速PCB設計實戰攻略》第四部分

本書是由長期在業界著名設計公司從事第一線的高速電路設計開發 工程師編寫的,書內融合了作者 工作十多年....
發表於 03-08 11:31 50次 閲讀
《Cadence高速PCB設計實戰攻略》第四部分

《Cadence高速PCB設計實戰攻略》第三部分

本書是由長期在業界著名設計公司從事第一線的高速電路設計開發 工程師編寫的,書內融合了作者 工作十多年....
發表於 03-08 11:26 68次 閲讀
《Cadence高速PCB設計實戰攻略》第三部分

《Cadence高速PCB設計實戰攻略》第二部分

本書是由長期在業界著名設計公司從事第一線的高速電路設計開發 工程師編寫的,書內融合了作者 工作十多年....
發表於 03-08 11:24 64次 閲讀
《Cadence高速PCB設計實戰攻略》第二部分

PCB設計十大誤區-繞不完的等長(二)

時序是大家非常頭痛,也覺得非常複雜的話題,所以高速先生小陳在之前的時序話題中試圖用兩對戀人的戀愛關係....
發表於 03-08 06:44 60次 閲讀
PCB設計十大誤區-繞不完的等長(二)

工程師必備:硬件EMC設計規範

一、引言 廣義的電磁兼容控制技術包括抑制干擾源的發射和提高干擾接收器的敏感度,我們都知道干擾源、干擾....
發表於 02-26 06:32 124次 閲讀
工程師必備:硬件EMC設計規範

高速信號迴流環路實際分析

1、實際走線分析: 上面的走線橘色為信號走線,周圍綠色(波浪標註)為周圍包地,下方為第二層完整地平....
發表於 02-24 06:51 56次 閲讀
高速信號迴流環路實際分析

PCB設計建議 PCB疊層結構

晶體儘量靠近主控放置,晶體的負載電容靠近管腳放置;晶體走線儘量短且走在表層,避免打孔換層。
的頭像 PCB線路板打樣 發表於 02-19 15:47 827次 閲讀
PCB設計建議 PCB疊層結構

PCB設計十大誤區-繞不完的等長(一)

第一次聽到“繞等長工程師”這個稱號的時候,我和我的小夥伴們都驚呆了。每次在研討會提起這個名詞,很多人....
發表於 02-05 07:42 95次 閲讀
PCB設計十大誤區-繞不完的等長(一)

3種常見的PCB設計錯誤

作為所有電子設備不可或缺的一部分,世界上最流行的技術需要完善的PCB設計。但是,過程本身有時什麼也沒....
發表於 02-04 06:26 110次 閲讀
3種常見的PCB設計錯誤

PCB設計中的熱設計的規劃

電子設備產生的熱量使內部温度迅速上升,如果不及時將改熱量散發,設備會繼續升温,器件就會應為温度過熱失....
發表於 02-04 06:03 82次 閲讀
PCB設計中的熱設計的規劃

根據經驗總結的PCB設計完成後需要檢查的內容

1. 檢查高頻、 高速、 時鐘及其他脆弱信號線, 是否迴路面積最小、 是否遠離干擾源、 是否有多餘的....
發表於 02-01 07:09 69次 閲讀
根據經驗總結的PCB設計完成後需要檢查的內容

關於射頻電路的4種特性

本文,從射頻界面、小的期望信號、大的干擾信號、相鄰頻道的干擾四個方面解讀射頻電路4大基礎特性,並給出....
發表於 01-29 08:32 168次 閲讀
關於射頻電路的4種特性

PCB設計當中過孔的設計規範

過孔(via)是多層PCB的重要組成部分之一,鑽孔的費用通常佔PCB制板費用的30%到40%。從設計....
發表於 01-29 06:25 175次 閲讀
PCB設計當中過孔的設計規範

PCB拼版的九個步驟

在PCB做版圖時,經常會需要用到拼版技巧。一般來説,可以用不同PCB板子拼,也可以是相同板子,特別適....
的頭像 四方速遞香港網 發表於 01-27 09:32 964次 閲讀
PCB拼版的九個步驟

關於PCB設計,需要知道的幾個EMI指南

下文是硬件工程師在PCB設計早期容易忽略,卻很有用的幾個EMI設計指南,這些指南也在一些權威書刊中常....
發表於 01-25 06:50 108次 閲讀
關於PCB設計,需要知道的幾個EMI指南

工程師在PCB設計時需要知道的EMI指南

完整的信號返回平面能有效減少高頻信號環路的感抗,感抗越小,產生的噪聲電壓值也就越小,這就是為何要求在....
發表於 01-22 10:05 430次 閲讀
工程師在PCB設計時需要知道的EMI指南

PCB設計中如何避免出現電磁問題?

在PCB設計中,電磁兼容性(EMC)及關聯的電磁干擾(EMI)歷來是讓工程師們頭疼的兩大問題,特別是....
發表於 01-22 09:54 97次 閲讀
PCB設計中如何避免出現電磁問題?

差分信號的原理及其在PCB設計的處理方法

差分線是 PCB 設計中非常重要的一部分信號線,信號處理要求也是相當嚴謹,今天為大家介紹下差分信號的....
發表於 01-21 07:44 108次 閲讀
差分信號的原理及其在PCB設計的處理方法

高速信號的測試千頭萬緒,測試夾具精彩紛呈

  有人的地方就有江湖,有信號的地方就離不開測試,高速信號千變萬化,測試夾具精彩紛呈。 仿真為“虛”....
的頭像 高速先生 發表於 01-12 13:59 391次 閲讀
高速信號的測試千頭萬緒,測試夾具精彩紛呈

PCB走線角度該怎樣設置,是走45度好還是走圓弧好?

當然,當信號沿着均勻互連線傳播時,不會產生反射和傳輸信號的失真,如果均勻互連線上有一個90°拐角會,....
的頭像 四方速遞香港網工程師 發表於 01-08 17:22 2867次 閲讀
PCB走線角度該怎樣設置,是走45度好還是走圓弧好?

邏輯電平中邏輯互連的AC耦合電容

一般AC耦合電容的位置和容值大小都是由信號的協議或者芯片供應商去提供,對於不同信號和不同芯片,其位置....
發表於 01-07 16:30 116次 閲讀
邏輯電平中邏輯互連的AC耦合電容

EMC的PCB設計解析

設計具有良好EMC性能的電路的關鍵要素之一是PCB設計。好的PCB設計可使電路板在其EMC性能方面表....
發表於 01-06 11:19 519次 閲讀
EMC的PCB設計解析

2021年1月即將實施的PCB行業新規與PCB行業税收優惠政策

CPCA盤點了2021年1月即將實施的PCB行業相關新規,望各會員單位及時關注並加強學習。 目錄 1....
發表於 12-30 16:52 1290次 閲讀
2021年1月即將實施的PCB行業新規與PCB行業税收優惠政策

PCB設計阻抗不連續的解決辦法

特性阻抗描述了信號沿傳輸線傳播時所受到的瞬態阻抗,這是影響傳輸線電路中信號完整性的一個主要因素。
的頭像 陳翠 發表於 12-27 09:55 925次 閲讀
PCB設計阻抗不連續的解決辦法

pcb設計心得體會 這不僅僅是PCB背板的問題

修改PCB背板不一定能解決這個信號質量不好的問題,主要是交換板和業務板本身的設計問題比較大造成的,而....
發表於 12-26 18:36 1063次 閲讀
pcb設計心得體會 這不僅僅是PCB背板的問題

學習高速電路設計,工程師需要掌握哪些知識技能呢

學習高速電路設計,工程師需要掌握哪些知識技能呢?下面以具體的七個技術面,為大家詳細敍述一一解答: 0....
的頭像 四方速遞香港網 發表於 12-25 14:06 550次 閲讀
學習高速電路設計,工程師需要掌握哪些知識技能呢

高速信號選擇走線層的方法

表層走線與內層走線更為規範的説法應該是微帶線與帶狀線。兩種走線方式因為介質和參考面不同,會存在比較明....
的頭像 陳翠 發表於 12-19 10:23 528次 閲讀
高速信號選擇走線層的方法

pcb過孔設計中設計電路時對過孔的處理原則 過孔阻抗設計要匹配生產能力

在高速PCB的設計中,過孔設計是一個重要因素,並且過孔設計已成為制約高速PCB設計的關鍵因素之一,如....
發表於 12-15 18:51 586次 閲讀
pcb過孔設計中設計電路時對過孔的處理原則 過孔阻抗設計要匹配生產能力

四個方面解讀射頻電路4大基礎特性

發射器有兩個主要的PCB設計目標:第一是它們必須儘可能在消耗最少功率的情況下,發射特定的功率。第二是....
的頭像 電源研發精英圈 發表於 12-07 14:54 786次 閲讀
四個方面解讀射頻電路4大基礎特性

淺談PCB設計的DDR線寬和阻抗

點擊上面藍色字體,關注我們! PCB設計時DDR線寬和阻抗是如何確定下來的呢? 讓我們通一個具體的項....
的頭像 PCB線路板打樣 發表於 12-07 12:23 1151次 閲讀
淺談PCB設計的DDR線寬和阻抗

AEDL-5XXX 高分辨率3通道外殼編碼器模塊套件,集成差分線路驅動器IC

Broadcom AEDL-5xxx是一系列高分辨率3通道封裝編碼器模塊套件,集成了差分線路驅動器IC,支持RS-422輸出。每個AEDL-5xxx套件包含一個AEDT-981x模塊,一個膠片碼盤和一個AM26C31Q線路驅動器IC,為每個編碼器通道(即A,A /,B,B /,I和I /)提供互補輸出。推薦的AEDL-5xxx線路接收器IC包括AM26LS32和AM26LS33。 AEDL-5xxx支持的標準編碼分辨率為2000和5000 CPR。有關其他解決方案,請諮詢當地Broadcom銷售代表。 有關其他信息,請參閲: i)AEDT-981x數據表。 ii)AM26C31Q數據表 特性 具有索引脈衝輸出的雙通道正交輸出 帶有工業標準線路驅動器IC的互補輸出 編碼分辨率提高至+ 5000 CPR 工作温度範圍為-40°C至+ 85°C 無需調整信號 快速輕鬆組裝  具有成本效益的解決方案 小尺寸 單5V電源,具有±10%容差 板載去耦電容,增強抗噪能力 應用 AEDL-5xxx適用於廣泛的商業和工業運動控制應用,包括:但不限於:   直流伺服電機 線性和旋轉執行器 工廠自動化設備 3D打印ers 機器人技術 無人駕駛飛行器(UAV)或無人機    ...
發表於 07-04 12:31 140次 閲讀
AEDL-5XXX 高分辨率3通道外殼編碼器模塊套件,集成差分線路驅動器IC

MC10E116 Quint差分線路接收器

/ 100E116是一款帶有射極跟隨器輸出的五階差分線路接收器。對於要求帶寬大於E116的應用,可能會對E416器件感興趣。 有源電流源加上MOSAIC III工藝的深度集電極特性為接收器提供了出色的共模噪聲抑制。每個接收器都有一個專用的V CCO 電源引線,提供最佳的對稱性和穩定性。 如果反相和非反相輸入的電位均等於-2.5 V,則接收器沒有達到規定的狀態,而是以正常的差分放大器方式進行電流共享,在HIGH和LOW之間產生輸出電壓電平,或者器件甚至可以振盪。 V BB 引腳,內部產生的電源,僅適用於此器件。對於單端輸入條件,未使用的差分輸入連接到V BB 作為開關參考電壓。 V BB 也可以重新連接AC耦合輸入。使用時,通過0.01 F電容去耦V BB 和VCC,並限制電流源或吸收至0.5 mA。不使用時,V BB 應保持打開。 100系列包含温度補償。 特性 500ps最大。傳播延遲 V BB 供應輸出 每個接收器的專用V CCO 引腳 PECL模式工作範圍:V CC = 4.2 V至5.7 V,V EE = 0 V NECL模式工作範圍:V CC = 0 V,V EE = -4.2 V至-5.7 V 輸入Q s 在...
發表於 04-18 21:48 32次 閲讀
MC10E116 Quint差分線路接收器

MC100EP116 差分線路接收器/驅動器

116 / 100EP116是一款基於EP16器件的6位差分線路接收器。高頻輸出提供的3.0GHz帶寬使該器件非常適合緩衝超高速振盪器。 V BB 引腳,內部產生的電壓源,可用於此僅限設備。對於單端輸入條件,未使用的差分輸入連接到V BB 作為開關參考電壓。 V BB 也可以重新連接AC耦合輸入。使用時,通過0.01uF電容去耦V BB 和V CC ,並將電流源或吸收限制在0.5 mA。不使用時,V BB 應保持開路。 該設計在器件內部集成了兩級增益,使其成為高帶寬放大器應用的理想選擇。 差分輸入具有內部鉗位結構,這將強制柵極的Q輸出在開路輸入條件下進入低電平狀態。因此,未使用的門的輸入可以保持打開,並且不會影響設備其餘部分的操作。請注意,只有當兩個輸入均低於V CC 2.5V時,輸入鉗位才會生效。 100系列包含温度補償。 特性 260 ps典型傳播延遲 最高頻率> 3 GHz典型 PECL模式工作範圍:V CC = 3.0 V至5.5 V,V EE = 0 V NECL模式工作範圍:V CC = 0 V,V EE = -3.0 V至-5.5 V 打開輸入默認狀態 輸入的安全鉗位 Q輸出打開或V EE 時輸出默認...
發表於 04-18 21:00 51次 閲讀
MC100EP116 差分線路接收器/驅動器

MC100E116 ECL Quint差分線路接收器

信息 MC10E / 100E116是一款帶有射極跟隨器輸出的五階差分線路接收器。對於要求帶寬大於E116的應用,可能會對E416器件感興趣。有源電流源加上MOSAIC III工藝的深度集電極特性可為接收器提供出色的共模噪聲抑制。每個接收器都有一個專用的V 電源引線,提供最佳的對稱性和穩定性。如果反相和非反相輸入均為> -2.5 V的相等電位,則接收器不會進入定義狀態,而是正常差分放大器方式的電流共享,在高電平和低電平之間產生輸出電壓電平,或者器件甚至可能振盪。 V 引腳,內部產生的電壓源,僅適用於此器件。對於單端輸入條件,未使用的差分輸入連接到V 作為開關參考電壓。 V 也可以重新連接AC耦合輸入。使用時,通過0.01 F電容去耦V 和VCC,並限制電流源或吸收至0.5 mA。不使用時,V 應保持打開狀態。 100系列包含温度補償。 500ps Max。傳播延遲 V 電源輸出 專用V 每個接收器的引腳 PECL模式工作範圍:V = 4.2 V至5.7 V,V = 0 V NECL模式工作範圍:V = 0 V當V = -4.2 V至-5.7 V 輸出Q 將在輸入 內部輸入下拉電阻時默認為低電平 符合或超過JEDEC規範EIA / JESD78 IC閂鎖測試 ESD保護:...
發表於 04-18 20:51 31次 閲讀
MC100E116 ECL Quint差分線路接收器

ADN4668 3 V LVDS 四通道CMOS差分線接收器

和特點 接收器輸入引腳提供±15 kV ESD保護開關速率:400 Mbps(200 MHz)流通引腳配置簡化印製電路板佈線 通道到通道偏移:150 ps(典型值) 差分偏移:100 ps(典型值) 傳播延遲:2.7 ns(最大值)電源電壓:3.3 V斷電時具有高阻抗輸出低功耗設計(待機功耗典型值為3 mW)可與現有的5 V LVDS驅動器配合使用接收小擺幅(典型值310 mV )差分輸入信號電平支持開路、短路,以及終止輸入故障安全 產品詳情 ADN4668是一款四通道CMOS低壓差分信號(LVDS)線接收器,提供400 Mbps(200 MHz)以上的數據速率及超低功耗。ADN4668具有流通引腳配置,可以輕鬆實現印製電路板佈線以及輸入信號與輸出信號的分離。這款器件接收低壓(典型值310 mV)差分輸入信號,並將其轉換為單端3 V TTL/CMOS邏輯電平。ADN4668還提供高電平有效和低電平有效的啓用/禁用輸入(EN 和/EN),以控制全部的4個接收器。它們可禁用接收器,並將輸出切換為高阻抗狀態。這個高阻抗狀態允許對一個或多個ADN4668的輸出進行多路複用,以將待機功耗降低至3 mW(典型值)。ADN4668及與其配合使用的驅動器ADN4667,可為高速點對點數據傳輸提供全新的解決...
發表於 02-22 13:39 58次 閲讀
ADN4668 3 V LVDS 四通道CMOS差分線接收器

ADN4662 單通道、3 V、CMOS、LVDS差分線路接收器

和特點 輸入引腳提供±15 kV ESD保護轉換速率:400 Mbps (200 MHz)直通式引腳排列可簡化PCB佈局傳播延遲:2.5 ns(最大值)3.3 V 電源關斷時為高阻抗輸出與現有5 V LVDS驅動器兼容接受小擺幅(典型值310 mV)差分信號電平支持開路、短路和端接輸入故障安全功能閾值區間:0 V至−100 mV符合TIA/EIA-644 LVDS標準工業温度範圍:−40°C至+85°C 產品詳情 ADN4662是一款單通道、CMOS、低壓差分信號(LVDS)線路接收器,提供400 Mbps (200 MHz)以上的數據速率,功耗超低。它採用直通式引腳排列,便於PCB佈局以及輸入與輸出信號分離。             該器件接受低壓(典型值310 mV)差分輸入信號,並將其轉換為單端3 V TTL/ CMOS邏輯電平。ADN4662及其配套驅動器ADN4661為高速點對點數據傳輸提供一種新的解決方案,可以代替射極耦合邏輯(ECL)或正射極耦合邏輯(PECL),功耗則更低。              應用點對點數據傳輸多分支總線時鐘分配網絡背板接收器 方框圖...
發表於 02-22 13:30 81次 閲讀
ADN4662 單通道、3 V、CMOS、LVDS差分線路接收器

ADN4667 3 V LVDS四通道CMOS差分線驅動器

和特點 輸出引腳提供±15 kV ESD(靜電放電)保護開關速率:400 Mbps (200 MHz)流通引腳排列簡化印製電路板(PCB)佈線差分偏移:300 ps(典型值)差分偏移:400 ps(最大值)傳播延遲:1.7 ns(最大值)電源電壓:3.3 V 欲瞭解更多信息,請參考數據手冊 產品詳情 ADN4667是一款四通道CMOS低壓差分信號(LVDS)線驅動器,提供400 Mbps以上的數據速率(200MHz)和超低功耗。它具有流通引腳,可以輕鬆實現印製電路板佈局以及輸入與輸出信號的分離。 ADN4667接收低壓TTL/CMOS邏輯信號,並將其轉換為一個差分電流輸出信號,來驅動雙絞線等傳輸媒介,輸出電流的典型值為±3.1 mA。傳輸信號在接收端的終端電阻上產生典型值為±310 mV的差分電壓。然後再通過ADN4668等LVDS接收器轉換為TTL/CMOS邏輯電平。ADN4667還提供高電平和低電平有效的使能/禁用輸入(EN和/EN)。這些輸入控制全部的4個驅動器,並在禁用狀態關閉電流輸出,以將待機功耗降低至10 mW(典型值)。ADN4667及與其配合使用的LVDS接收器ADN4668,可為高速點對點數據傳輸提供全新的解決方案,併為發射極耦合邏輯(ECL)或正電壓射極耦合邏...
發表於 02-22 13:30 62次 閲讀
ADN4667 3 V LVDS四通道CMOS差分線驅動器

ADN4664 雙通道、3 V、CMOS、LVDS差分線路接收器

和特點 輸出引腳提供±15 kV ESD保護轉換速率:400 Mbps (200 MHz)直通式引腳排列可簡化PCB佈局通道間偏斜:100 ps(典型值)傳播延遲:2.5 ns(最大值)3.3 V電源關斷時為高阻抗輸出低功耗:3 mW(靜態典型值)與現有5 V LVDS驅動器兼容接受小擺幅(典型值310 mV)差分信號電平支持開路、短路和端接輸入故障安全功能閾值區間:0 V至−100 mV 產品詳情 ADN4664是一款雙通道、CMOS、低壓差分信號(LVDS)線路接收器,提供400 Mbps (200 MHz)以上的數據速率,功耗超低。它採用直通式引腳排列,便於PCB佈局以及輸入與輸出信號分離。該器件接受低壓(典型值310 mV)差分輸入信號,並將其轉換為單端3 V TTL/ CMOS邏輯電平。              ADN4664及其配套LVDS驅動器ADN4663為高速點對點數據傳輸提供一種新的解決方案,可以代替射極耦合邏輯(ECL)或正射極耦合邏輯(PECL),功耗則更低。          應用點對點數據傳輸多分支總線時鐘分配網絡背板接收器 方框圖...
發表於 02-22 13:30 209次 閲讀
ADN4664 雙通道、3 V、CMOS、LVDS差分線路接收器

ADN4665 3 V、LVDS、四通道、CMOS差分線路驅動器

和特點 輸出引腳提供±15 kV ESD保護轉換速率:400 Mbps (200 MHz)差分偏斜:100 ps(典型值)差分偏斜:400 ps(最大值)傳播延遲:2 ns(最大值)3.3 V電源差分信號:±350 mV低功耗:13 mW(典型值)與現有5 V LVDS接收器兼容關斷時為高阻抗LVDS輸出符合TIA/EIA-644 LVDS標準欲瞭解更多特性,請參考數據手冊 產品詳情 ADN4665是一款四通道、CMOS、低壓差分信號(LVDS)線路驅動器,提供400 Mbps (200 MHz)以上的數據速率,功耗超低。     該器件接受低壓TTL/CMOS邏輯信號,並將其轉換成典型值為±3.5 mA的差分電流輸出,以便驅動雙絞線電纜等傳輸介質。所傳輸的信號在接收端的端接電阻上產生典型值為±350 mV的差分電壓,然後由LVDS接收器將其轉換為TTL/CMOS邏輯電平。     ADN4665還提供高電平有效和低電平有效使能/禁用輸入(EN和EN)。這些輸入控制所有四個驅動器,並在禁用狀態下關閉電流輸出,將靜態功耗降至典型值10 mW。ADN4665為高速點對點數據傳輸提供一種新的解決方案,可以代替射極耦合邏輯(ECL)或正射極耦合邏輯(PECL),功耗則更低。         應用背板...
發表於 02-22 13:30 64次 閲讀
ADN4665 3 V、LVDS、四通道、CMOS差分線路驅動器

SSM2141 高共模抑制差分線路接收器

和特點 High Common-Mode RejectionDC: 100 dB typ60 Hz: 100 dB typ20 kHz: 70 dB typ40 kHz: 62 dB typ Low Distortion: 0.001% typ Fast Slew Rate: 9.5 V/µs typ Wide Bandwidth: 3 MHz typ Low Cost Complements SSM2142 Differential Line Driver產品詳情 SSM2141是一款集成式差分放大器,用於接收平衡線路輸入,適合要求高抗擾度和最佳共模抑制的音頻應用。該器件的共模抑制(CMR)性能通常可以達到100 dB,而利用四個現有精密電阻的運算放大器實施方案,通常共模抑制只能達到40 dB,不能滿足高性能音頻的要求。SSM2141通過保持9.5 V/µs的高壓擺率和高開環增益來實現低失真性能。在整個音頻帶寬內,其失真低於0.002%。SSM2141與平衡線路驅動器SSM2142互為補充。這些器件組合在一起可構成一個完全集成的解決方案,能夠實現音頻信號的等效變壓器平衡,而不會有失真、電磁輻射(EMI)場和高成本等問題。SSM2141的其它應用包括信號求和、差分前置放大器和600 Ω低失真緩衝放大器。如需增益G = 1/2的類似性能器件,請參考SSM2143。 方框圖...
發表於 02-22 13:08 227次 閲讀
SSM2141 高共模抑制差分線路接收器

SSM2143 -6 dB 差分線路接收器

和特點 高共模抑制 DC: 90 dB(典型值) 60 Hz: 90 dB(典型值) 20 kHz: 85 dB(典型值) 超低總諧波失真(THD): 0.0006%(典型值,1 kHz) 快速壓擺率: 10 V/ms(典型值) 寬帶寬: 7 MHz(典型值,G = 1/2) 提供兩個增益級: G = 1/2或2 低成本 產品詳情 SSM2143是一款集成式差分放大器,用於接收平衡線路輸入,適合要求對共模噪聲有高抗擾度的音頻應用。該器件通過對電阻進行激光調整,使之達到優於0.005%的精度,從而實現典型值為90 dB的共模抑制(CMR)。                                    該器件的其它特性包括10 V/µs的壓擺率和寬帶寬。在整個音頻頻段內,總諧波失真(THD)低於0.004%,即使驅動低阻抗負載時也是如此。SSM2143輸入級設計用於處理高達+28 dBu的輸入信號(G = 1/2)。雖然該器件主要針對G = 1/2的應用,但通過反接+IN/-IN和SENSE/REFERENCE,也可以實現2倍增益。採用增益為1/2的配置時,SSM2143與平衡線路驅動器SSM2142可提供全集成式單位增益解決方案,能夠在長電纜上驅動音頻信號。如需增益G = 1的類似性能器件,請參考SSM2141。 方...
發表於 02-22 13:08 70次 閲讀
SSM2143 -6 dB 差分線路接收器

ADN4666 3 V、LVDS、四通道、CMOS差分線路接收器

和特點 接收器輸入引腳提供±8 kV ESD IEC 61000-4-2接觸放電保護 轉換速率:400 Mbps (200 MHz) 通道間偏斜:100 ps(典型值) 差分偏斜:100 ps(典型值) 傳播延遲:3.3 ns(最大值) 3.3 V 電源 關斷時為高阻抗輸出 欲瞭解更多特性,請參考數據手冊。產品詳情 ADN4666是一款四通道、CMOS、低壓差分信號(LVDS)線路接收器,提供400 Mbps (200 MHz)以上的數據速率,功耗超低。     該器件接受低壓(典型值350 mV)差分輸入信號,並將其轉換為單端3 V TTL/ CMOS邏輯電平。       ADN4666還提供高電平有效和低電平有效使能/禁用輸入(EN和EN),用來控制所有四個接收器。這些輸入可禁用接收器,將輸出切換至高阻抗狀態。因此,一個或多個ADN4666器件的輸出可以多路複用,將靜態功耗降至典型值10 mW。    ADN4666及其配套驅動器ADN4665為高速點對點數據傳輸提供一種新的解決方案,可以代替射極耦合邏輯(ECL)或正射極耦合邏輯(PECL),功耗則更低。   應用點對點數據傳輸多分支總線時鐘分配網絡背板接收器 方框圖...
發表於 02-22 12:02 249次 閲讀
ADN4666 3 V、LVDS、四通道、CMOS差分線路接收器

INA1651 SoundPlus™™ 高共模抑制、低失真差分線路接收器

INA1650(雙通道)和INA1651(單通道)SoundPlus™音頻線路接收器可實現91dB的超高共模抑制比(CMRR),同時對於22dBu信號電平可在1kHz時保持-120dB的超低THD + N.片上電阻器的高精度匹配特性為INA165x器件提供了出色的CMRR性能。這些電阻器具有遠遠優於外部組件的匹配特性,並且不受印刷電路板(PCB)佈局所導致的失配問題的影響。不同於其他線路接收器產品,INA165x CMRR在額定温度範圍內能保持特性不變,經生產測試可在各種應用中提供始終如一的性能。 INA165x器件支持±2.25V到±18V的寬電源電壓範圍,電源電流為10.5mA。除線路接收器通道之外,INA165x器件還包含一個緩衝的中間電壓基準輸出,因此可將其配置為用於雙電源或單電源應用。中間電源輸出可用作信號鏈中其他模擬電路的偏置電壓。這些器件的額定温度範圍為-40°C至125°C。 特性 高共模抑制: 91dB(典型值) 高輸入阻抗:1MΩ差分 超低噪聲:-104.7dBu,未加權 超低總諧波失真+噪聲: -120dB THD + N(22dBu,22kHz帶寬) 高帶寬:2.7MHz 低靜態電流:6mA(INA1651,典型值) 短路保護 集成電磁干擾(EMI)濾波器 寬電源電壓...
發表於 01-08 17:51 146次 閲讀
INA1651 SoundPlus™™ 高共模抑制、低失真差分線路接收器

INA1650 INA1650 SoundPlus™ 高共模抑制、低失真差分線路接收器

INA1650 SoundPlus音頻線路接收器可實現91dB的極高共模抑制比(CMRR),同時對於22dBu信號電平,可在1kHz下保持-120dB的超低THD + N.INA1650這種優異的CMRR性能通過精確匹配片上電阻來實現,與外部組件相比,可提供更加卓越的匹配能力,並且不受印刷電路板(PCB)佈局佈線引入的不匹配干擾。不同於其他線路接收器產品,INA1650 CMRR在額定温度範圍內能保持特性,經生產測試可在各種應用中提供始終如一的性能。 INA1650支持±2.25 V到±18V的寬電源電壓範圍,電源電流僅為10.5mA.INA1650除了兩個線路接收器通道外,還包括一個緩衝的中間電壓基準輸出,允許將其配置用於雙電源或單電源應用。中間電源輸出可用作信號鏈中其他模擬電路的偏置電壓。 INA1650具備獨特的內部佈局,即使在過驅或過載條件下也可在通道間實現最低串擾和零交互。此器件的額定温度介於-40°C至+ 125°C之間。 特性 高共模抑制: 91dB(典型值) 高輸入阻抗:1MΩ差分 超低噪聲:-104.7dBu,未加權 超低總諧波失真+噪聲: -120dB THD + N(22dBu,22kHz帶寬) 高帶寬:2.7MHz 低靜態電流:10.5mA(典型值) 短路保護 集成...
發表於 11-02 19:34 51次 閲讀
INA1650 INA1650 SoundPlus™ 高共模抑制、低失真差分線路接收器

SN65LBC175A-EP 四路 RS-485 差分線路接收器

SN65LBC175A-EP是一款具有三態輸出的四通道差分線路接收器,專為TIA /EIA-485(RS-485),TIA /EIA-422(RS-422)和ISO 8482(Euro RS-485)應用而設計。 當數據速率高達甚至超過5000bps時,該器件針對均衡後的多點總線通信進行了優化。傳輸介質可採用雙絞線電纜,印刷電路板走線或背板。最終數據傳輸速率和距離取決於介質衰減特性和環境噪聲耦合。 接收器的正負共模輸入電壓範圍較大,具有6kV ESD保護,非常適用於極端環境下的多點高速數據傳輸應用。這些器件通過LinBiCMOS進行設計,兼具低功耗特性和極強穩定性。 兩個EN輸入可實現成對的使能控制,也可在外部將二者連接在一起,用相同的信號使能全部四個驅動器。 特性 專為TIA /EIA-485,TIA /EIA-422和ISO 8482應用而設計 信號傳輸速率線路的信號傳輸速率是指每秒鐘的電壓轉換次數,單位為bps(每秒比特數)。超出50Mbps 在總線短路,開路和空閒總線條件下提供故障保護 為總線輸入提供的靜電放電(ESD)保護電壓超過6kV 共模總線電壓輸入範圍:-7V至12V 傳播延遲時間< ; 18ns 低待機流耗:< 32μA 針對MC3486,DS96F1...
發表於 11-02 19:02 38次 閲讀
SN65LBC175A-EP 四路 RS-485 差分線路接收器

SN65LBC180-Q1 汽車類低功耗差分線路驅動器和接收器對

SN65LBC180差分驅動器和接收器對是一種單片集成電路,設計用於通過長電纜進行雙向數據通信,具有傳輸線的特性。它是一種平衡或差分電壓模式設備,符合或超過行業標準ANSI RS-485和ISO 8482:1987(E)的要求。該器件採用TI的專有LinBiCMOS設計? CMOS低功耗以及同一電路中雙極晶體管的精度和穩健性。 SN65LBC180將差分線路驅動器和接收器與3態輸出相結合,採用5 V單電源供電。驅動器和接收器分別具有高電平有效和低電平有效使能,可以在外部連接以用作方向控制。驅動器差分輸出和接收器差分輸入連接到單獨的端子以進行全雙工操作,並設計為向總線提供最小負載,無論是禁用還是斷電(V CC = 0)。該器件具有寬共模電壓範圍,適用於點對點或多點數據總線應用。 該器件還提供正負輸出電流限制和熱關斷,以防止出現問題。線路故障情況。線路驅動器在結温約為172°C時關閉。 特性 汽車應用合格 專為通過長電纜傳輸高速多點數據而設計 使用脈衝持續時間低至30 ns 低電源電流。 。 。 5 mA Max 達到或超過ANSI標準RS-485和ISO 8482:1987(E)的要求 派對線總線的三態輸出 < li>共模電壓範圍-7 V至12 V 熱...
發表於 10-16 11:16 30次 閲讀
SN65LBC180-Q1 汽車類低功耗差分線路驅動器和接收器對

FPC202 採用擴展 I/O 的雙端口控制器

FPC202 雙端口控制器用作低速信號聚合器,適用於 SFP、QSFP 和 Mini-SAS HD 等通用端口類型。FPC202 能夠跨兩個端口聚合所有低速控制和 I2C 信號,併為主機提供一個易於使用的管理接口(I2C 或 SPI)。可以在高端口數情形中使用多個 FPC202 應用 中使用多個 FPC402,通過一個公共控制接口連接到主機。FPC202 所採用的設計允許將其放置在 PCB 底部、壓合連接器下方,由此可簡化佈線。憑藉這種本地控制端口低速信號的方法,可以使用 I/O 數更少的控制器件(FPGA、CPLD 和 MCU)並減少佈線層擁塞,從而降低系統物料清單 (BOM) 成本。FPC202 能夠與標準的 SFF-8431、SFF-8436 和 SFF-8449 低速管理接口(包括連接每個端口的專用 100/400kHz I2C 接口)兼容。該器件還提供有其他通用引腳來驅動端口狀態 LED 或控制電源開關。LED 驅動器 具有 可編程閃爍和調光等便捷功能。連接主機控制器的接口可在 1.8V 至 3.3V 的單獨電源電壓下運行,以支持低壓 I/O。對於每個端口,FPC202 總共具有四個 LED 驅動器、12 個通用 I/O 和兩個下行 I2C 總線。這組擴展的 I/O 允許控制系統內的其...
發表於 10-16 11:16 46次 閲讀
FPC202 採用擴展 I/O 的雙端口控制器

FPC401 四端口控制器

FPC401四端口控制器用作低速信號聚合器,適用於SFP +,QSFP +和SAS等通用端口類型.FPC401能夠跨四端口聚合所有低速控制和I2C信號,併為主機提供了一個方便使用的管理接口(I2C或SPI)。對於高端口數應用來説,可以搭配使用多個FPC401,而且同樣能夠為主機提供一個公共控制接口.FPC401所採用的設計允許放置在PCB底部的壓合連接器下,這樣方便佈線。憑藉這種本地控制端口低速信號的方法,可以使用IO數更少的控制器件(FPGA,CPLD,MCU)並減少佈線層擁塞,從而降低系統物料清單(BOM)成本。 特性 支持跨四個端口進行控制信號管理和I2C聚合 結合多個FPC401可通過一個主機接口控制56個端口 無需使用分立式I2C多路複用器,LED驅動器和高引腳計數現場可編程門陣列(FPGA)/複雜可編程邏輯器件(CPLD)控制器件 通過處理接近端口的全部低速控制信號來降低PCB佈線複雜性 可選I2C(高達1MHz)或SPI(高達10MHz)主機控制接口 從模塊中自動預取用户指定的重要數據 單端口和多端口讀/寫延遲短:SPI模式&lt;50μs,I2C模式&lt;400μs 廣播模式允許對所有FPC401控制器的全部端口...
發表於 10-16 11:16 23次 閲讀
FPC401 四端口控制器

FPC402 FPC402 四端口控制器

FPC402四端口控制器用作低速信號聚合器,適用於SFP,QSFP和Mini-SAS HD等通用端口類型.FPC402能夠跨四個端口聚合所有低速控制和I2C信號,併為主機提供一個易於使用的管理接口(I2C或SPI)。您可以在高端口數應用中使用多個FPC402,通過一個公共控制接口連接到主機.FPC402所採用的設計允許放置在PCB底部,壓合連接器下方,這樣可以簡化佈線。憑藉這種對端口中低速信號的本地控制方法,可以使用IO數更少的控制器件(FPGA,CPLD和MCU)並減少佈線層擁塞,從而降低系統BOM成本。 FPC402能夠與標準的SFF-8431,SFF-8436和SFF-8449低速管理接口(包括連接每個端口的專用100 /400kHz I2C接口)兼容。該器件還提供有其他通用引腳來驅動端口狀態LED或控制電源開關.LED驅動器具有可編程閃爍和調光等便捷功能。連接主機制器的接口可以在1.8V至3.3V的單獨電源電壓下運行,以支持低壓I /O. FPC402可以從每個模塊中用户指定的寄存器中預取數據,這樣方便主機通過一個快速I2C(速度高達1MHz)或SPI(速度高達10MHz)接口來訪問數據。此外,當發生與受控端口相關聯的用户可配置關鍵事件...
發表於 10-16 11:16 44次 閲讀
FPC402 FPC402 四端口控制器

SN75116 差分線路收發器

這些集成電路設計用於TTL型數字系統和差分數據傳輸線之間的接口。它們對於派對線(數據總線)應用特別有用。這些電路類型中的每一種都在一個封裝中組合了一個三態差分線路驅動器和一個差分輸入線路接收器,兩者都採用單個5V電源供電。驅動器輸入和接收器輸出兼容TTL。採用的驅動器類似於SN55113和SN75113三態線路驅動器,接收器類似於SN55115和SN75115線路接收器。 SN55116,SN75116和SN75118提供SN55113和SN75113驅動器以及SN55115和SN75115接收器的所有功能。驅動器在使能時執行雙輸入AND和NAND功能,或者在處於禁用狀態時為負載提供高阻抗。驅動器輸出級類似於TTL圖騰柱輸出,但是電流吸收部分與電流源部分分離,並且兩者都被引出到相鄰的封裝端子。此功能允許用户選擇在集電極開路輸出配置中使用驅動器,或者通過將相鄰的源和宿端子連接在一起,在正常的圖騰柱輸出配置中使用驅動器。 SN55116,SN75116和SN75118的接收器部分採用差分輸入電路,共模電壓範圍為±15 V.內部130- 等效電阻,可選擇用於端接傳輸線。頻率響應控制端子允許用户降低接收器的速度或改善差分噪聲抗擾度。 SN55116和SN75116的接收器具...
發表於 10-16 11:16 114次 閲讀
SN75116 差分線路收發器